柔性计数器也选择64次计数
发布时间:2019-01-01 21:54

  还在试图用现有的处理器去迎合客户对更高智能化的需求?这一款开发板专为迅猛发展的物联网而生!【立即试用】

  锁存器74ls373应用电路图大全(四款抢答器/单片机接口/信号发生器电路)

  本文主要介绍了四款锁存器74ls373应用电路图,其中包括了74ls373抢答器电路、74ls373与单片机连接电路、74ls373正弦波信号发生器及单片机接口电路。

  利用74LS373设计的抢答器电路它由一片8D锁存器74LS373。8只组别按键开关S1-S8,8组别抢答有效的状态显示发光

  二极管L1-L8,一个复位按键FW等组成。该8路竞赛抢答器,每组受控于一个抢答按键开关,高电平表示抢答有效。

  设置主持人控制键FW用于控制整个系统清0和抢答有效开始控制的启动。每按下一次复位键FW时,使8D锁存器的控制端G为高电平,若组别按键开关S1~S8中任何一个都没按下,即对应8D锁存器的输入端D均为低电平,则此时8个输出端均为低电平,对应的发光二极管均不点亮,表示抢答者正在准备抢答状态。按下复位键FW时,8D锁存器的控制端G为高电平,若组别按键开关S1-S8中存在一个或几个处于按下状态,即与之对应的8D锁存器的输入端D为高电平,此时与之对应的8D锁存器的输出端立即为高电平,对应的发光二极管被点亮,表示抢答者违规了。只有每按下一次复位键FW,并在复位键FW抬起后,抢答才是有效的。

  系统具有第一抢答信号鉴别和锁存功能。在主持人将系统复位并使抢答 有效开始后,第一抢答者按下抢答按钮。对应的输入引脚接高电位1,8D锁存器的对应输出端立即为高电平1。二极管VD1-VD8组成了或门电路。使三极管VT1基极得到高电位而饱和导通使锁存器的G为低电平,将8D锁存器的输入信号锁存在了输出端,输入端的信号变化将不在影响输出端。对应点亮的发光二极管指示出第一抢答者的组别。在显示有效的组别的同时,也可同时采用蜂鸣器警示。

  振荡器,输出时钟脉冲。安装时,晶体、电容应尽量靠近单片机芯片,以减小寄生电容,更好地保证振荡器的工作稳定性。

  寄存器,并提供计数器的输出信号。2732EPROM用作产生反馈函数。在时钟脉冲未到来前,D触发器处于某一输出状态,并选中2732EPROM的某一存储单元;当8031的P1.7端输出一个CP时钟脉冲时,该存储单元中的数据便送到D触发器,使74LS273变为新的状态,接着又选中2732EPROM 新的存储单元;如此反复地进行。当计数器出现自启动时,解决的办法是将那些不应出现的计数输出所对应的EPROM存储单元都写入0000.这样,无论进入那一个非正常状态,下一个CP总能自动地使计数器恢复到正常工作状态。

  (2)工作原理:根据测试系统的要求,由8031单片机先对要产生的正弦波形进行离散化求值。再按一定的比特(bit)取整数,由8031的P1.6~P1.3输出存放到2732 EPROM 中。存储器可分段存储波形的离散函数值;再由8031计算出定时时间,控制相应的脉冲,这些脉冲控制柔性计数器的循环,计数器每次计数的结果作为2732 EPROM 的输入地址。

  EPROM输入的高四位A11、A10、A9、A8作为地址选择。当选择64等分时,其存储内容正好对应于64个等分点,柔性计数器也选择64次计数,这样每次计数输出的内容作为EPROM的输入值。对应每一个EPROM的输入,如输入为20H,硬件应会自动在内部查找地址的20H单元。在地址为20H单元中,存放的是对应于等分点为20H时的函数值,Y=sin360X/64.

  rsquo;=127Y+127.此关系式是考虑到正弦波的负半周在进行放大时,必然会导致存储单元中要存放负整数,这是不允许的。由于扩大数据倍数为127,于是采用先将正弦波整个都提高127,这样就可使所有数据都不出现负值,从而保证了EPROM的正常工作。EPROM相应的地址单元输出一个对应的离散函数值送入DAC 0832.转换器采用完全直通方式,使内部两级寄存器的输出都跟随输入数据变化,工作速度较快。输入的数字量可直接进入8位转换器转换成模拟电流,再通过A1运算放大器对总电流求和并变成模拟信号电压。然后经过电压运算放大器和帕型滤波器,用以消除DAC 0832转换过程中产生的尖峰干扰和毛刺,便可输出所需要的正弦波信号。

  运算放大器的级数。若对帕型滤波后的波形还不够满意,可以接入一级采样保持电路。采样保持电路的输出只响应每次D/A转换输出的最终值,从而滤除了转换过程中产生的干扰和毛刺。

  P0口是单片机应用系统中快用最为频繁的通道口。数据总线相连接,而在同一瞬间内只能选通其中的一个芯片,这时总线传递的数据只对选通的芯片有效。芯片的片选端由地址总线的片外取指信号PSEN和EPROM的输出允许端相连接。读取片外程序存储器(2764)中的指令或数据。8031的P0口可直接用于外部存储器的数据进行读/写传送。片选端CE由8031的高地址线扩展I/O口是可编程的并行I/O扩展接口芯片,具有扩展其它外围功能电路的复合功能。在8031单片机中虽然有四个I/O口,但可供用户使用的I/O四只有P1口和部分P3口。因此,在开发应用系统中需要进行I/O口的扩展。所以利用8155扩展I/O口,以便实现单片机通过通用接口母线G

  AD转换器的数据输出也通过PO数据总线,所以接地。当8051的p3.0查询到STS端转换结束信号后,先将转换后的12位A/D数据的高8位读进8051,然后再将低4位读进8051。

  这里不管AD574A是处在启动、转换和输出结果,使能端CE都必须为1 ,因此将8051的写控制线A的使能端CE相连。

  声明:电子发烧友网转载作品均尽可能注明出处,该作品所有人的一切权利均不因本站而转移。

  作者如不同意转载,既请通知本站予以删除或改正。转载的作品可能在标题或内容上或许有所改动。

  ·74ls259中文资料汇总(74ls259引脚图及功能_逻辑功能及特性)

  ·74ls244中文资料汇总(74ls244引脚图及功能_工作原理及应用电路)

  ·74ls373引脚图及功能_工作原理_逻辑电路真值表_参数及应用电路

  ·74ls259中文资料汇总(74ls259引脚图及功能_逻辑功能及特性)

  ·74ls244中文资料汇总(74ls244引脚图及功能_工作原理及应用电路)